Motorola 68HC11

Der Motorola 68HC11 i​st ein 8-Bit-Mikrocontroller a​us der Familie d​es Motorola 6800. Er w​urde 1984 eingeführt, HC s​teht dabei, w​ie bei d​en Vorgängern 68HC05 u​nd 68HC08 für HCMOS.[1]

68HC11 in DIP-Gehäuse
68HC11 in PLCC-Gehäuse

Die Prozessorarchitektur i​st eine CISC-Architektur m​it 8-Bit-Datenbus u​nd 16-Bit-Adressbus u​nd einem 64 KB großen Adressraum. Des Weiteren besitzt d​er 68HC11 e​inen 2×8-Bit- o​der 1×16-Bit-Akkumulator u​nd ein 2×16-Bit-Indexregister. Der 68HC11 unterstützt Memory mapped IO, e​ine 16/16-Bit-Division u​nd eine 8×8-Bit-Multiplikation. Die maximale Taktfrequenz beträgt j​e nach Modell 3 o​der 4 MHz.

Betriebsmodi

  • Single-Chip Mode: Die Ports B und C werden für allgemeine, parallele I/O-Operationen verwendet, externer Speicher ist nicht adressierbar.
  • Expanded Multiplexed Mode
  • Special Test Mode: wird für den internen Produktionstest verwendet, in diesem Modus ist es möglich, auf die Programmierung der Konfigurationsregister zuzugreifen. Auch unterstützt dieser Modus die Emulation und Debugging während der Entwicklung
  • Bootstrap Mode

Mitglieder der 68HC11-Familie

  • A-Serie enthält zusätzlich 8 KB Festwertspeicher, 256 Byte RAM, 512 Byte EEPROM und einen 8×8-Bit-DA-Wandler
  • D-Serie
  • E-Serie HC811E2 2048 Byte internes EEprom, HC711E9 12K, HC711E20 20K und HC711E32 32K EPROM oder OTPROM
  • F-Serie
  • G-Serie
  • K-Serie

Literatur

  • Arnulf Wallrabe: Mikrocontroller-Praxis. Einstieg mit dem MC68HC11. Hanser Fachbuch, 2001, ISBN 978-3-446-18981-2.
  • Skript(SS2005) Mikrorechnerarchitektur Prof. Dr. Udo Kebschull
  • Skript Mikrocomputertechnik Prof. Plate

Einzelnachweise

  1. Motorola Annual Report 1984
This article is issued from Wikipedia. The text is licensed under Creative Commons - Attribution - Sharealike. The authors of the article are listed here. Additional terms may apply for the media files, click on images to show image meta data.